PAL20X8 PAL DESIGN SPECIFICATION P7042 NADIA SACHS 08/14/81 32-BIT CRC (CYCLICAL REDUNDANCY CHECKING) ERROR DETECTION, CHIP 2 MMI SUNNYVALE, CALIFORNIA CLK INIT C IN /Q7 /Q31 NC NC NC NC NC GND /OC NC /Q15 /Q14 /Q13 /Q12 /Q11 /Q10 /Q9 /Q8 /CHK2 VCC IF(VCC) CHK2 = Q8*/Q9* Q10* Q11* Q12*/Q13* Q14* Q15 ;CHECK BIT 2 Q8 := Q7 ;SHIFT + INIT ;INITIALIZE :+: /INIT* C* IN*/Q31 ;MODULO-2 + /INIT* C*/IN* Q31 ;ADDITION Q9 := Q8 ;SHIFT + INIT ;INITIALIZE Q10 := Q9 ;SHIFT + INIT ;INITIALIZE :+: /INIT* C* IN*/Q31 ;MODULO-2 + /INIT* C*/IN* Q31 ;ADDITION Q11 := Q10 ;SHIFT + INIT ;INITIALIZE :+: /INIT* C* IN*/Q31 ;MODULO-2 + /INIT* C*/IN* Q31 ;ADDITION Q12 := Q11 ;SHIFT + INIT ;INITIALIZE :+: /INIT* C* IN*/Q31 ;MODULO-2 + /INIT* C*/IN* Q31 ;ADDITION Q13 := Q12 ;SHIFT + INIT ;INITIALIZE Q14 := Q13 ;SHIFT + INIT ;INITIALIZE Q15 := Q14 ;SHIFT + INIT ;INITIALIZE FUNCTION TABLE CLK /OC INIT C IN Q7 Q31 Q15 Q14 Q13 Q12 Q11 Q10 Q9 Q8 CHK2 ; Q QQQQQQQQ ; Q 3 111111 ;CLK /OC INIT C IN 7 1 54321098 CHK2 ------------------------------------------------------ C L H X X X X HHHHHHHH X C L L H L H H HHHLLLHL L C L L H L L H HHLHHLLH L C L L H L L H HLHLHHHH X C L L H L H H LHLLLLHL X C L L H L L H HLLHHLLH X C L L H L L H LLHLHHHH X C L L H L H L LHLHHHHH X C L L H L H L HLHHHHHH X C L L H L H L LHHHHHHH X C L L H L L H HHHLLLHH X C L L H L L L HHLLLHHL X C L L H L H L HLLLHHLH X C L L H L H H LLLLLHHL X C L L H L H H LLLHLLLL X C L L H L H H LLHHHHLL X C L L H L H H LHHLLHLL X C L L H L L L HHLLHLLL X C L L H L H L HLLHLLLH X C L L H L H L LLHLLLHH X C L L H L H L LHLLLHHH X C L L H L H L HLLLHHHH X C L L H L H L LLLHHHHH X C L L H L L L LLHHHHHL X C L L H L H L LHHHHHLH X C L L H L L H HHHLLHHH X C L L H L H L HHLLHHHH X C L L H L L H HLLLLLHH X C L L H L L H LLLHHLHH X C L L H L L L LLHHLHHL X C L L H L H H LHHHLLLL X C L L H L L L HHHLLLLL X C L L H L L H HHLHHHLH H ------------------------------------------------------ DESCRIPTION SECOND 8-BIT SHIFT REGISTER AND CHECK.